Bauhaus-Universität Weimar service up

 

 
Fakultät Medien




Vorlesung Gerätearchitektur im WS 01/02



Ziel und Inhalt der Lehrveranstaltung

Ziel:

Vermittlung von Kenntnissen zur Arbeitsweise von informationsverarbeitenden Geräten und Systemen sowie von Fertigkeiten für die zweckentsprechende Auswahl, Konfiguration und Leistungsanpassung von Komponenten der Computerhardware und der Peripherie. Bewertung der Möglichkeiten und Grenzen technischer Lösungen, Entwicklung praktischer Fertigkeiten, exemplarische Erarbeitung von Lösungsstrategien.

Inhalt:

  1. Funktionsprinzipien von informationsverarbeitenden Geräten (Begriff Gerät, Architektur, Trends Informationstechnik)
  2. Arbeitsweise und Grundstruktur von Computern (Organisationsprinzip, Rechnergenerationen und -klassen, Taxonomie insbes. der Parallelverarbeitung, Betriebsarten)
  3. CPU-Technik (CPU- und Busstrukturen, CPU-Philosophien, Registerstrukturen, Multimedia-Erweiterungen, Innovation, Technologie, Realisierung, Leistungsbewertung)
  4. Speichersystem (Anforderungen und Grundstrukturen, Arbeitsprinzipien und Technologie, Cache, Hauptspeicher, Virtueller Speicher, Externer Speicher))
  5. Kommunikation (Systematik, Interne Bussysteme, Externe Bussysteme und Interfaces)
  6. Technik und Anwendung von Prozessdatenverarbeitungseinheiten (ADC, DAC, Interfaces)
  7. Computerperipherie (Displaytechnik, Mediale Interfaces)

Organisation

Die Lehrveranstaltung findet insbesondere für Studierende des Studienganges Mediensysteme im WS 01/02 jeweils montags von 15.15 bis 16.45 h im HS 6 (Coudraystrasse 13) statt.

Hinweise zur Leistungskontrolle

Klausurtermin:
Montag, 04. Februar 2002, 15.15 - 17.15 h

Ort:
Studierende Namensbereich A - L: HS A, Marienstrasse 13
Studierende Namensbereich M - Z: HS B, Marienstrasse 13

Hilfsmittel:
Tafelwerk, Taschenrechner, 1 Seite Formeln - keine Aufzeichnungen und Lehrbücher

Einschreibung:
bis 01.02.02

Hinweis:
Studierendenausweis, Schreibmaterial, Büroklammer bitte nicht vergessen

Lehrverantwortlicher

Dr.-Ing. Günther Schatter, Fak. Medien


Material und Kontrollfragen

Nutzername und Passwort erforderlich, nur Lokalzugriff


Literaturhinweise

Prozessortechnik

John L. Hennessy; David A. Patterson:
Computer organization and design: the hardware/software interface. ISBN 1-558-60491-X. Inf/Mat Hc 3253/8

Jurij Silc ; Borut Robic ; Theo Ungerer:
Processor architecture: from dataflow to superscalar and beyond. Springer 1999. ISBN 3-540-64798-8. Hc 4000/33

Carl Hamacher; Zvonko G. Vranesic; Safwat G. Zaky:
Computer organization. 4. ed. New York, NY [u.a.] : McGraw-Hill, 1996. ISBN 0-07-025883-X. Inf/Mat Hc 4100/7

Shriver, Bruce; Smith, Bennett: The Anatomy of a High-Performance Microprocessor. IEEE 1998. ISBN 0818684003. Inf/Mat Hc 4500/5.

Stallings, William: Computer Organization and Architecture. Prentice-Hall. ISBN 0130812943. Inf/Mat Hc 4000/25

Andrew S. Tanenbaum; James R. Goodman:
Structured Computer Organization. 4. ed., Englewood Cliffs [u.a.] Prentice-Hall Internat., 1999. ISBN 0-13-020435-8. Inf/Mat Hc 4100/8

Andrew S. Tanenbaum; James Goodman:
Computerarchitektur: Strukturen, Konzepte, Grundlagen / Andrew S. Tanenbaum; James Goodman, 4. Aufl. Muenchen [u.a.]: Prentice Hall, 1999. ISBN 3-8272-9573-4 . Inf/Mat Hc 4000/30

Dowd, Kevin; Severance, Charles: High performance Computing. O'Reilly 1998. ISBN 156592312X. Inf/Mat Hc 450074.

Sima, Deszoe; Fountain, Terence; Kacsuk, Peter: Advanced Computer Architectures. Addison-Wesley. ISBN 0201422913. Inf/Mat Hc 4000/38.

Corporaal, Henk: Microprocessor Architectures. From VLIW to TTA. Wiley. ISBN 047197157X. Inf/Mat Hc 4000/36.

Thomas Flik ; Hans Liebig:
Mikroprozessortechnik : CISC, RISC, Systemaufbau, Assembler und C. Springer 1998. ISBN 3-540-64019-3. Hc 3100/13.

Herrmann, Paul:
Rechnerarchitektur. Vieweg Braunschweig 1998. Hc 4000/34.

James M. Feldman ; Charles T. Retter:
Computer architecture: a designer's text based on a generic RISC. McGraw-Hill, 1994. ISBN 0-07-020453-5. Mat Hc 4720/20

Giloi, Wolfgang:
Rechnerarchitektur. Springer-Verlag Berlin, 1993. 2. Auflage. Inf/Mat Hc 4000/12

John L. Hennessy ; David A. Patterson
Rechnerarchitektur : Analyse, Entwurf, Implementierung, Bewertung. Vieweg, 1994. ISBN 3-528-05173-6. Hc 4000/23

Sweetman, Dominic:
See MIPS run, Kaufman San Francisco, 1999. ISBN 1-558-60410-3. Inf/Ma. Hc 4720/23

Erhard, Werner:
Rechnerarchitektur : Einführung und Grundlagen. Stuttgart : Teubner, 1995. ISBN 3-519-02132-3 (kart.), Mag 134 763

Schimmel, Curt:
Unix Systems for Modern Architectures. Addison-Wesley 1994. ISBN 0201633388.

Kai Hwang:
Advanced computer architecture : parallelism, scalability, programmability. McGraw-Hill, 1993. ISBN 0-07-031622-8. Mag 117 889


Parallelrechner

Erhard, Werner; Dietmar Fey:
Parallele digitale optische Recheneinheiten: Modellierung, Simulation und Bewertung. Stuttgart : Teubner, 1994. ISBN 3-519-02293-1. Mag

David E. Culler; Jaswinder Pal Singh:
Parallel computer architecture : a hardware/software approach. Morgan Kaufman . ISBN 1-558-60343-3. Mat Hc 4500/2.

Arndt Bode; Klaus Waldschmidt:
Parallelrechner : Architekturen, Systeme, Werkzeuge .Stuttgart : Teubner, 1995. ISBN 3-519-02135-8. Inf/Math Hc 4000/28


Speicher

Prince, Betty:
High Performance Memories: New Architecture DRAMs and SRAMs; evolution and function. Wiley, 1996. ISBN 0-471-95646-5. Inf/Math Hc 3210/1.


Elektronik

Hering, Bressler, Gutekunst:
Elektronik für Ingenieure. Hc 1000/5.

Tietze, U.; Schenk; Ch.:
Halbleiter-Schaltungstechnik. Springer. Hc 1200/1.

Seifart:
Analoge Schaltungen. Verlag Technik. Hc 1300/7.

Interfaces

Kommunikation


[home] [search] [up] [media]
last modified:, by Günther Schatter